迅速かつ正確な設計コンセプトを届けることに加えて、FPTソフトウェアは、お客様がコストを削減して効率アップを図り、さらに市場における一流企業となることに貢献すべく、新規・既存の設計課題に対する創造的なソリューションを生み出すことにより、更なる価値を付け加える能力およびノウハウを持っています。
FPTソフトウェアの回路設計はお客様のコスト削減および持続可能性の改善に役立つよう、エネルギー管理に注力し、最高の電源管理最適化ソリューションを提供します。
LSIの設計エンジニアリングサービスの提供

アナログ及び混合信号
・優れた回路の分析と設計
・専門的なレイアウト、検証、デバッグ
・Cadence ADE、Specter、HSPICEなどに熟達
・6um、0.5um、0.35um、130nm、90nmから65nm プロセスノードに至るさまざまなプロセス技術の実績
・商業的な電源管理ICのテスト実績

デジタル/FPGA
・FPGAプロトタイプ・IP開発(暗号化と認証、SATAコンバーターへのPCIe、SSDハードディスク、センサーやADCの収集データのARMボードへの転送、医療系アプリケーション向けの画像処理)
・ARMベースの設計、バスプロトコル(AHB、ABW、I2C、USB)、NVMコントローラーの実績
・C/C++、Verilog、VHDL、System Verilog、システムC、Matlab、スクリプト言語に熟達

アナログ・フルカスタム・レイアウト
・優れた電源管理ICレイアウト(Buck、Boost、LDO、充電器、パワーバンク、無線充電器)
・Tanner Ledit、Tanner Hyper Verification、Cadence ADE、Cadence Dracula、Mentor Graphic Pyxis、Calibre LVS/DRCとPEXといったEDAツールの利用に熟達
・新しいプロセスに、PDKs、Xreft、tech/displayで Tcells/Pcellsライブラリを構築した実績

SoCの物理実装
・無線ネットワーク、ARMベースのMCUおよびデジタルプラットフォーム電力変換SoCチップをタップアウトした実績。
・Cadence/Synopsys 物理設計ツールセット、Apache、Redhawk、Synopsys Design Compiler、Design Compiler Graphical (DCG)、Primetime、Primetime PX、ICCとStarRCを含むSynopsys Galaxyプラットフォーム、Cadence Conformal (LEC)、Cadence conformal low power、RTL Compiler、RTL compiler physical (RCP)、Apache PathFinderの使用に精通。
・アーキテクチャから物理実装ステージまでの低電力設計の実績。例えば、電力要求に基づく電力機構の改善、電力削減実装ナレッジ(動的な電力の最適化、マルチ電圧最適化、クロックゲーティング、Voltage Islands、動的な電圧&Dynamic Voltage Frequency Scaling(DVFS)およびAdaptive Voltage Scaling(AVS))など。
・28nmプロセスノード(20 mil gates 440MHz)の実績。
